version française rss feed
HAL : hal-00608608, version 1

Fiche détaillée  Récupérer au format
9th IEEE NEWCAS (2011), BORDEAUX : France (2011)
An 8Gsps, 65nm CMOS Wideband Track-and-Hold
Diego Rossoni Mattos1, P. Hellmuth2, Cyril Recoquillon3, 4, 5, 6, S. Gauffre3, 4, 5, 6, Ph. Cais3, 4, 5, 6, J.L. Pedroza2, Jean-Baptiste Begueret1, Alain Baudry3, 4, 5, 6, 7

A track-and-hold (T&H) circuit has been designed and fabricated using the 65nm CMOS technology from STMicroelectronics. A fully differential architecture has been adopted. The circuit exhibits a -3dB input bandwidth wider than 8GHz. At 8GHz, the maximum sampling frequency, the measured overall power consumption and gain are 178mW and 0dB, respectively. The T&H core dissipates around 40mW. The measured total harmonic distortion (THD) at Nyquist sampling conditions is about -37dB. The circuit die area is 1.1mm².
1 :  IMS - Laboratoire de l'intégration, du matériau au système
2 :  CENBG - Centre d'Etudes Nucléaires de Bordeaux Gradignan
3 :  LAB - Laboratoire d'Astrophysique de Bordeaux
4 :  OASU - Observatoire aquitain des sciences de l'univers
5 :  Université Sciences et Technologies - Bordeaux 1
6 :  L3AB - Laboratoire d'astrodynamique, d'astrophysique et d'aéronomie de bordeaux
7 :  ESO - European Southern Observatory
Sciences de l'ingénieur/Electronique